如何設計和驗證TRL校準件,TRL校準應如何操作?

2019-09-19 15:39:44 來源:微波射頻網
標簽:
TRL   SOLT   PCB

我們大家都知道傳統的SOLT校準,即短路-開路-負載-直通校準,SOLT校準操作方便,測量準確度跟標準件的精度有很大關系,一般只適合于同軸環境測量。而TRL(Thru, Reflect, Line)校準是準確度比SOLT校準更高的校準方式,尤其適合于非同軸環境測量,例如PCB上表貼器件,波導,夾具,片上晶圓測量。SOLT校準通過測 量1個傳輸標準件和三個反射標準件來決定12項誤差模型,而TRL校準是通過測量2個傳輸標準件和一個反射標準件來決定10項誤差模型或者8項誤差模型, 取決于所用網絡分析儀的接收機結構。

 

TRL校準極其準確,在大多數的場合中比SOLT校準準確多了。但是,很少有直接的TRL校準件存在,一般要求用戶根據所用夾具的材料及物理尺寸, 工作頻率,來設計制造出相應的TRL校準件。用戶使用網絡分析儀測量元器件時,采用不同的夾具,就要設計不同的TRL校準件,因此,對于用戶來說,有一定 的難度和挑戰性。但事實上,由于TRL校準的標準件不需要制作的像SOLT校準的標準件那么精確,TRL校準的精度只是跟TRL標準件的質量,重復性部分 相關,而不是完全由標準件決定,因此,TRL校準的標準件跟SOLT相比更容易制作,它們的特性也更容易描述。

 

1、TRL標準件的要求

1.1 TRL標準件的要求

通常來說,TRL標準件的要求如下:

 

(1)   直通標準件

電氣長度為0時,無損耗,無反射,傳輸系數為1;電氣長度不為0時,直通標準件的特性阻抗必須和延遲線標準件相同,無須知道損耗,如果用作設為參考測量面,電氣長度具體值必須知道,同時,如果此時群時延設為0的話,參考測量面位于直通標準件的中間。

 

(2)   反射標準件

反射系數的相位必須在正負90度以內,反射系數最好接近1,所有端口上的反射系數必須相同,如果用作參考測量面的話,相位響應必須知道。

 

(3)   延遲線/匹配負載

延遲線的特性阻抗作為測量時的參考阻抗,系統阻抗定義為和延遲線特性阻抗一致。延遲線和直通之間的插入相位差值必須在20度至160度之間(或-20度至-160度),如果相位差值接近0或者180度時,由于正切函數的特性,很容易造成相位模糊。另外,最優的相位差值一般取1/4波長或90度。

 

當工作頻率范圍大于8:1時,即頻率跨度與起始頻率比值大于8時,必須使用1條以上的延長線,以便覆蓋整個頻率范圍。當工作頻率太高時,1/4波長的延遲線物理尺寸很短,不好制作,這時候,最好是選擇非0長度的直通,利用兩者差值,來增大延遲線的物理尺寸。

 

匹配的阻抗同樣確立測量時的參考阻抗,同時,匹配負載在各個測試端口的反射系數必須相同。

 

1.2 TRL標準件設計時的考慮

以上都是對TRL校準件的通常要求,具體設計時,一般有以下考慮:

 

(1)   PCB上連接頭的一致性越好,損耗越低,TRL校準件的效果就越理想。


(2)   直通標準件設定了參考測量面,如果是測量多端口器件時,直通標準件盡量長一些,以減少連接頭之間的串擾,但是也不用太長,以免浪費空間。


(3)   參考測量面最好定在直通標準件的中間,這樣的話電磁場相對參考測量面是對稱的。


(4)   開路標準件實現起來最容易,但是由于開路標準件存在邊緣電容效應,所以我們必須通過測量或者3D-EM仿真來獲得開路標準件的邊緣電容。


(5)   短路標準件實現起來要麻煩些,因為要確切的知道放置短路標準件過孔的位置,保證過孔的邊緣剛好放置在短路標準件的末端。同時,短路標準件的好壞還取決于過孔的鉆孔技術,一般說來激光打孔比普通的機械鉆孔技術要好很多。


(6)   負載標準件通過2個100 ohm的表貼阻抗來實現,一般來說,設計一個低頻下的負載要比高頻下容易的多,這也是為什么高頻下設計校準標準件時要采用多條延遲線標準件的原因之一。


(7)   延遲線的相位跟信號傳播時的相速,對應頻率,有效介電常數有關。微帶線由于沒有一個固定的介電常數,所以必須使用有效介電常數來考慮空氣和PCB板材混合后帶來的影響。


(8)   設計時,多條延遲線的頻率范圍最好有重疊,這樣能夠保證多條延遲線能夠覆蓋我們要求的頻率范圍。


2、TRL標準件的設計

2.1 具體參數的確定

考慮設計一個基于Rogers 4350板材的TRL校準件,工作頻率范圍從10MHz到20GHz,Rogers 4350板材的介電常數為3.48±0.05,直通設計為非0長度,則各個標準件的具體參數如下圖所示:

 

圖1、TRL校準件中各個標準件的具體參數

 

從圖1中我們可以知道各個標準件的實際物理尺寸,然后就可以開始在PCB上布局,布線,最后進行制板了,大致的效果如下圖2所示。

 

3、TRL標準件設計后的驗證

TRL校準件做好之后,我們就要開始驗證我們制作的TRL校準件到底好不好。對于短路和開路校準件,我們只要保證短路或開路標準件在各個測試端口的反射系數相等就好了,至于開路標準件的邊緣電容,短路標準件的駐留電感,可以都設為0;至于負載標準件,只要保證終止頻率時,阻抗能為50歐姆或者接近50歐姆就可以了;而對于直通標準件,就沒什么具體要求了。

 

TRL標準件設計后最重要的驗證是對延遲線頻率范圍的確定,由于要求延遲線標準件與直通標準件的相位差位于20度到160度,所以我們可以通過memory trace來測量出延遲線標準件與直通標準件的相位差,根據相位差從20度到160度,我們可以確定相應的頻率范圍,如圖3所示,從圖3我們可以知道,Line1的頻率范圍是從101MHz到820MHz,滿足我們最初設計時對Line1的要求。同樣的,Line2也是采用相同的方法來確定頻率范圍。此時,也能夠測量出Line1,Line2和直通標準件之間的時延差,這將會在新建TRL校準套件時候用到,圖4是Line1的時延測量值。

 

圖2、TRL校準件布局大致效果圖

 

圖3、通過PNA-X驗證Line1的頻率范圍

 

圖4、基于PNA-X的Line1的時延測量值

 

4、TRL校準

4.1 創建TRL校準套件

完成了TRL標準件的驗證后,我們就可以開始創建新的TRL校準套件,創建的過程很簡單,總的說來要注意以下幾點:

 

(1)   短路,開路,負載標準件都只需確定頻率范圍,以及連接頭類型。


(2)   直通標準件也只需確定頻率范圍,連接頭類型,同時時延為0。


(3)   延遲線標準件,需要確定頻率范圍,時延值,多條延遲線時,頻率范圍最好有交疊,來確保覆蓋整個頻率范圍。

 

圖5是一個創建TRL校準套件的例子。

 

圖5、一個創建TRL校準套件的例子

 

4.2 TRL校準具體過程

創建好TRL校準套件后,我們就可以開始進行TRL校準了。具體的過程,PNA-X的校準向導會一步步指導我們如何操作。

 

下面我們以4端口校準為例,簡單的說明下如何進行TRL校準,圖6即TRL校準向導的一個步驟。

 

圖6、TRL校準向導

 

5、TRL校準后的測量結果

被測件是Display Port電纜,長度為2米。根據Display Port電纜的指標,我們知道頻率不超過300MHz時,2米長的Display Port電纜,其損耗大概為2dB,基本上是單位長度上的損耗為1dB。圖7即Display port 電纜測量的設置環境,兩塊PCB板,剛好各自對應半個直通長度。

 

從圖8中,我們可以得到Display Port電纜測量的最終結果,當頻率為300MHz時,S21=-2.1110dB,接近-2dB,滿足相關指標。

 

圖7、Display port 電纜測量的設置環境

 

圖8、基于PNA-X的Display Port電纜測量結果

 

6、結論

TRL校準是一種非常精確的校準方式,尤其適用于網絡分析儀的非同軸測量。本文詳細探討了有關TRL校準的整個環節,從設計TRL標準件的要求,到設計TRL校準件參數的確定,TRL校準件設計后的驗證,以及TRL校準時的具體過程,最后到完成這次非同軸測量,方方面面都涵蓋了,希望能為大家以后進一步研究TRL校準提供相應的參考。

 
關注與非網微信 ( ee-focus )
限量版產業觀察、行業動態、技術大餐每日推薦
享受快時代的精品慢閱讀
 

 

繼續閱讀
減慢開關轉換時要謹慎
減慢開關轉換時要謹慎

開關調節器中的快速開關瞬變是有利的,因為這顯著降低了開關模式電源中的開關損耗。尤其是在高開關頻率時,可以大幅提高開關調節器的效率。但是,快速開關轉換也會帶來一些負面影響。

深南電路發布前三季度業績報告,今日股價開盤漲停
深南電路發布前三季度業績報告,今日股價開盤漲停

今早,深南電路(002916.SZ)開盤漲停,報165元。

Cadence 2019 年度使用者大會:幫助 IC 廠改進封裝之線路
Cadence 2019 年度使用者大會:幫助 IC 廠改進封裝之線路

EDA工具大廠Cadence(益華計算機)于新竹舉行CDNLIVE 2019年度使用者大會,會中分享最新半導體應用發展趨勢。

高頻PCB設計低失真布局的幾個技巧
高頻PCB設計低失真布局的幾個技巧

實際上印刷線路板(PCB) 是由電氣線性材料構成的,也即其阻抗應是恒定的。那么,PCB為什么會將非線性引入信號內呢?答案在于:相對于電流流過的地方來說,PCB布局是“空間非線性”的。

BGA封裝芯片的走線該如何處理?這四點建議請收好
BGA封裝芯片的走線該如何處理?這四點建議請收好

BGA是PCB上常用的組件,通常CPU、NORTH BRIDGE、SOUTH BRIDGE、AGP CHIP、CARD BUS CHIP…等,大多是以bga的型式包裝,簡言之,80﹪的高頻信號及特殊信號將會由這類型的package內拉出。因此,如何處理BGA package的走線,對重要信號會有很大的影響。

更多資訊
5G 深入導致射頻前端不斷升值,芯片整合將會變為趨勢?
5G 深入導致射頻前端不斷升值,芯片整合將會變為趨勢?

隨著進入 5G,更多的頻段導入,以及涵蓋更多新技術,使得射頻前端零組件的價值不斷上升。

如何解決連接器中的毫米波反射問題?
如何解決連接器中的毫米波反射問題?

隨著新一代蜂窩通信5G的發展勢頭日漸增強,部署5G通信基礎設施的競爭也開始如火如荼地進行。

一種穩定的無線電遙控接收電路設計
一種穩定的無線電遙控接收電路設計

OOK 調制盡管性能較差,然而其電路簡單容易實現,工作穩定,因此得到了廣泛的應用,在汽車、摩托車報警器,倉庫大門,以及家庭保安系統中,幾乎無一例外地使用了這樣的電路。

5G時代三五族半導體需求旺盛,穩懋、宏捷科和全新如何迎頭趕上?
5G時代三五族半導體需求旺盛,穩懋、宏捷科和全新如何迎頭趕上?

與非網10月9日訊,5G給三五族半導體組件廠商帶來了很多機會。

Qorvo? 宣布收購 Cavendish Kinetics

移動應用、基礎設施與國防應用中核心技術與RF解決方案的領先供應商Qorvo?, Inc.(納斯達克代碼:QRVO)今日宣布收購世界領先的高性能 RF MEMS 天線調諧應用技術供應商 Cavendish Kinetics, Inc.。

電路方案
快三彩票大小规律